iop3xx: ATU and PCI memory configuration corrected
authorAaro Koskinen <aaro.koskinen@iki.fi>
Fri, 31 Jul 2009 09:16:21 +0000 (12:16 +0300)
committerDan Williams <dan.j.williams@intel.com>
Tue, 18 Aug 2009 20:48:35 +0000 (13:48 -0700)
commit5b9eda3313b678f20f2bec08e8173f93e85f6c14
tree13cf97fa4901f5c32446564cb914fce6947a8cee
parent9e2a7e6f5f1091965c78e01e87af05607bbf937f
iop3xx: ATU and PCI memory configuration corrected

There are two 64 MB outbound memory windows at bus addresses
0x80000000..0x83ffffff and 0x84000000..0x87ffffff for PCI
memory. Currently, on iop32x, only the lower window is available for
allocations, limiting the available space to 64 MB. On iop33x the full
128 MB can be allocated, but the translation value is wrong for the
upper window.

The patch enables the full 128 MB space on iop32x and corrects the
initialization of OMWTVR1. Redundant definitions are deleted. Tested
using a Thecus N2100 board with a graphics adapter in the expansion
slot. Both windows are in use:

  00:05.0 VGA compatible controller: XGI Technology Inc. (eXtreme Graphics
  Innovation) Volari Z7 (prog-if 00 [VGA controller])
  [...]
Region 0: Memory at 80000000 (32-bit, prefetchable) [size=64M]
Region 1: Memory at 84080000 (32-bit, non-prefetchable) [size=256K]

Signed-off-by: Aaro Koskinen <aaro.koskinen@iki.fi>
Cc: Lennert Buytenhek <kernel@wantstofly.org>
Signed-off-by: Dan Williams <dan.j.williams@intel.com>
arch/arm/include/asm/hardware/iop3xx.h
arch/arm/mach-iop32x/include/mach/iop32x.h
arch/arm/mach-iop33x/include/mach/iop33x.h
arch/arm/plat-iop/pci.c