import PULS_20160108
[GitHub/mt8127/android_kernel_alcatel_ttab.git] / arch / arm / mm / Makefile
1 #
2 # Makefile for the linux arm-specific parts of the memory manager.
3 #
4
5 obj-y := dma-mapping.o extable.o fault.o init.o \
6 iomap.o
7
8 obj-$(CONFIG_MMU) += fault-armv.o flush.o idmap.o ioremap.o \
9 mmap.o pgd.o mmu.o
10 obj-$(CONFIG_DEBUG_RODATA) += rodata.o
11
12 ifneq ($(CONFIG_MMU),y)
13 obj-y += nommu.o
14 endif
15
16 obj-$(CONFIG_MODULES) += proc-syms.o
17
18 obj-$(CONFIG_ALIGNMENT_TRAP) += alignment.o
19 obj-$(CONFIG_HIGHMEM) += highmem.o
20
21 obj-$(CONFIG_CPU_ABRT_NOMMU) += abort-nommu.o
22 obj-$(CONFIG_CPU_ABRT_EV4) += abort-ev4.o
23 obj-$(CONFIG_CPU_ABRT_EV4T) += abort-ev4t.o
24 obj-$(CONFIG_CPU_ABRT_LV4T) += abort-lv4t.o
25 obj-$(CONFIG_CPU_ABRT_EV5T) += abort-ev5t.o
26 obj-$(CONFIG_CPU_ABRT_EV5TJ) += abort-ev5tj.o
27 obj-$(CONFIG_CPU_ABRT_EV6) += abort-ev6.o
28 obj-$(CONFIG_CPU_ABRT_EV7) += abort-ev7.o
29
30 AFLAGS_abort-ev6.o :=-Wa,-march=armv6k
31 AFLAGS_abort-ev7.o :=-Wa,-march=armv7-a
32
33 obj-$(CONFIG_CPU_PABRT_LEGACY) += pabort-legacy.o
34 obj-$(CONFIG_CPU_PABRT_V6) += pabort-v6.o
35 obj-$(CONFIG_CPU_PABRT_V7) += pabort-v7.o
36
37 obj-$(CONFIG_CPU_CACHE_V4) += cache-v4.o
38 obj-$(CONFIG_CPU_CACHE_V4WT) += cache-v4wt.o
39 obj-$(CONFIG_CPU_CACHE_V4WB) += cache-v4wb.o
40 obj-$(CONFIG_CPU_CACHE_V6) += cache-v6.o
41 obj-$(CONFIG_CPU_CACHE_V7) += cache-v7.o
42 obj-$(CONFIG_CPU_CACHE_FA) += cache-fa.o
43
44 AFLAGS_cache-v6.o :=-Wa,-march=armv6
45 AFLAGS_cache-v7.o :=-Wa,-march=armv7-a
46
47 obj-$(CONFIG_CPU_COPY_V4WT) += copypage-v4wt.o
48 obj-$(CONFIG_CPU_COPY_V4WB) += copypage-v4wb.o
49 obj-$(CONFIG_CPU_COPY_FEROCEON) += copypage-feroceon.o
50 obj-$(CONFIG_CPU_COPY_V6) += copypage-v6.o context.o
51 obj-$(CONFIG_CPU_SA1100) += copypage-v4mc.o
52 obj-$(CONFIG_CPU_XSCALE) += copypage-xscale.o
53 obj-$(CONFIG_CPU_XSC3) += copypage-xsc3.o
54 obj-$(CONFIG_CPU_COPY_FA) += copypage-fa.o
55
56 obj-$(CONFIG_CPU_TLB_V4WT) += tlb-v4.o
57 obj-$(CONFIG_CPU_TLB_V4WB) += tlb-v4wb.o
58 obj-$(CONFIG_CPU_TLB_V4WBI) += tlb-v4wbi.o
59 obj-$(CONFIG_CPU_TLB_FEROCEON) += tlb-v4wbi.o # reuse v4wbi TLB functions
60 obj-$(CONFIG_CPU_TLB_V6) += tlb-v6.o
61 obj-$(CONFIG_CPU_TLB_V7) += tlb-v7.o
62 obj-$(CONFIG_CPU_TLB_FA) += tlb-fa.o
63
64 AFLAGS_tlb-v6.o :=-Wa,-march=armv6
65 AFLAGS_tlb-v7.o :=-Wa,-march=armv7-a
66
67 obj-$(CONFIG_CPU_ARM7TDMI) += proc-arm7tdmi.o
68 obj-$(CONFIG_CPU_ARM720T) += proc-arm720.o
69 obj-$(CONFIG_CPU_ARM740T) += proc-arm740.o
70 obj-$(CONFIG_CPU_ARM9TDMI) += proc-arm9tdmi.o
71 obj-$(CONFIG_CPU_ARM920T) += proc-arm920.o
72 obj-$(CONFIG_CPU_ARM922T) += proc-arm922.o
73 obj-$(CONFIG_CPU_ARM925T) += proc-arm925.o
74 obj-$(CONFIG_CPU_ARM926T) += proc-arm926.o
75 obj-$(CONFIG_CPU_ARM940T) += proc-arm940.o
76 obj-$(CONFIG_CPU_ARM946E) += proc-arm946.o
77 obj-$(CONFIG_CPU_FA526) += proc-fa526.o
78 obj-$(CONFIG_CPU_ARM1020) += proc-arm1020.o
79 obj-$(CONFIG_CPU_ARM1020E) += proc-arm1020e.o
80 obj-$(CONFIG_CPU_ARM1022) += proc-arm1022.o
81 obj-$(CONFIG_CPU_ARM1026) += proc-arm1026.o
82 obj-$(CONFIG_CPU_SA110) += proc-sa110.o
83 obj-$(CONFIG_CPU_SA1100) += proc-sa1100.o
84 obj-$(CONFIG_CPU_XSCALE) += proc-xscale.o
85 obj-$(CONFIG_CPU_XSC3) += proc-xsc3.o
86 obj-$(CONFIG_CPU_MOHAWK) += proc-mohawk.o
87 obj-$(CONFIG_CPU_FEROCEON) += proc-feroceon.o
88 obj-$(CONFIG_CPU_V6) += proc-v6.o
89 obj-$(CONFIG_CPU_V6K) += proc-v6.o
90 obj-$(CONFIG_CPU_V7) += proc-v7.o
91
92 AFLAGS_proc-v6.o :=-Wa,-march=armv6
93 AFLAGS_proc-v7.o :=-Wa,-march=armv7-a
94
95 obj-$(CONFIG_CACHE_FEROCEON_L2) += cache-feroceon-l2.o
96 obj-$(CONFIG_CACHE_L2X0) += cache-l2x0.o
97 obj-$(CONFIG_CACHE_XSC3L2) += cache-xsc3l2.o
98 obj-$(CONFIG_CACHE_TAUROS2) += cache-tauros2.o