powerpc/powernv/ioda2: Gracefully fail if too many TCE levels requested
authorAlexey Kardashevskiy <aik@ozlabs.ru>
Wed, 22 Feb 2017 04:43:59 +0000 (15:43 +1100)
committerMichael Ellerman <mpe@ellerman.id.au>
Thu, 9 Mar 2017 08:07:12 +0000 (19:07 +1100)
commit7aafac11e308d37ed3c509829bb43d80c1811ac3
treec6e1a9bfe6c069d3cbf4ee52919d50df3249012f
parent605df8d674ac65e044a0bf4998b28c2f350b7f9e
powerpc/powernv/ioda2: Gracefully fail if too many TCE levels requested

The IODA2 specification says that a 64 DMA address cannot use top 4 bits
(3 are reserved and one is a "TVE select"); bottom page_shift bits
cannot be used for multilevel table addressing either.

The existing IODA2 table allocation code aligns the minimum TCE table
size to PAGE_SIZE so in the case of 64K system pages and 4K IOMMU pages,
we have 64-4-12=48 bits. Since 64K page stores 8192 TCEs, i.e. needs
13 bits, the maximum number of levels is 48/13 = 3 so we physically
cannot address more and EEH happens on DMA accesses.

This adds a check that too many levels were requested.

It is still possible to have 5 levels in the case of 4K system page size.

Signed-off-by: Alexey Kardashevskiy <aik@ozlabs.ru>
Acked-by: Gavin Shan <gwshan@linux.vnet.ibm.com>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
arch/powerpc/platforms/powernv/pci-ioda.c