powerpc/8xx: Use PAGE size related consts
authorLEROY Christophe <christophe.leroy@c-s.fr>
Fri, 19 Sep 2014 08:36:09 +0000 (10:36 +0200)
committerScott Wood <scottwood@freescale.com>
Sat, 8 Nov 2014 00:10:41 +0000 (18:10 -0600)
For PAGE size related operations, use PAGE size consts in order to be able to
use different page size in the futur.

Signed-off-by: Christophe Leroy <christophe.leroy@c-s.fr>
Signed-off-by: Scott Wood <scottwood@freescale.com>
arch/powerpc/kernel/head_8xx.S

index 3eea29ad1fcfe127aebefdc17ba919f4ec4803b2..e126adf15528def13f6d6df0ff19dd6b06496283 100644 (file)
@@ -294,9 +294,9 @@ InstructionTLBMiss:
        mtspr   SPRN_SPRG_SCRATCH2, r10
        mfspr   r10, SPRN_SRR0  /* Get effective address of fault */
 #ifdef CONFIG_8xx_CPU15
-       addi    r11, r10, 0x1000
+       addi    r11, r10, PAGE_SIZE
        tlbie   r11
-       addi    r11, r10, -0x1000
+       addi    r11, r10, -PAGE_SIZE
        tlbie   r11
 #endif
 
@@ -315,7 +315,8 @@ InstructionTLBMiss:
        ori     r11, r11, (swapper_pg_dir-PAGE_OFFSET)@l
 3:
 #endif
-       rlwinm  r10, r10, 12, 20, 29    /* Extract level 1 index */
+       /* Extract level 1 index */
+       rlwinm  r10, r10, 32 - ((PAGE_SHIFT - 2) << 1), (PAGE_SHIFT - 2) << 1, 29
        lwzx    r11, r10, r11   /* Get the level 1 entry */
        rlwinm. r10, r11,0,0,19 /* Extract page descriptor page address */
        beq     2f              /* If zero, don't try to find a pte */
@@ -327,7 +328,8 @@ InstructionTLBMiss:
        DO_8xx_CPU6(0x2b80, r3)
        mtspr   SPRN_MI_TWC, r11        /* Set segment attributes */
        mfspr   r11, SPRN_SRR0  /* Get effective address of fault */
-       rlwinm  r11, r11, 22, 20, 29    /* Extract level 2 index */
+       /* Extract level 2 index */
+       rlwinm  r11, r11, 32 - (PAGE_SHIFT - 2), 32 - PAGE_SHIFT, 29
        lwzx    r10, r10, r11   /* Get the pte */
 
 #ifdef CONFIG_SWAP
@@ -387,7 +389,8 @@ DataStoreTLBMiss:
        lis     r11, (swapper_pg_dir-PAGE_OFFSET)@h
        ori     r11, r11, (swapper_pg_dir-PAGE_OFFSET)@l
 3:
-       rlwinm  r10, r10, 12, 20, 29    /* Extract level 1 index */
+       /* Extract level 1 index */
+       rlwinm  r10, r10, 32 - ((PAGE_SHIFT - 2) << 1), (PAGE_SHIFT - 2) << 1, 29
        lwzx    r11, r10, r11   /* Get the level 1 entry */
        rlwinm. r10, r11,0,0,19 /* Extract page descriptor page address */
        beq     2f              /* If zero, don't try to find a pte */
@@ -396,8 +399,8 @@ DataStoreTLBMiss:
         */
        mfspr   r10, SPRN_MD_EPN        /* Get address of fault */
        /* Extract level 2 index */
-       rlwinm  r10, r10, 22, 20, 29
-       rlwimi  r10, r11, 0, 0, 19      /* Add level 2 base */
+       rlwinm  r10, r10, 32 - (PAGE_SHIFT - 2), 32 - PAGE_SHIFT, 29
+       rlwimi  r10, r11, 0, 0, 32 - PAGE_SHIFT - 1     /* Add level 2 base */
        lwz     r10, 0(r10)     /* Get the pte */
 
        ori     r11, r11, 1     /* Set valid bit in physical L2 page */
@@ -530,18 +533,20 @@ FixupDAR:/* Entry point for dcbx workaround. */
        beq-    3f              /* Branch if user space */
        lis     r11, (swapper_pg_dir-PAGE_OFFSET)@h
        ori     r11, r11, (swapper_pg_dir-PAGE_OFFSET)@l
-3:     rlwinm  r10, r10, 12, 20, 29    /* Extract level 1 index */
+       /* Extract level 1 index */
+3:     rlwinm  r10, r10, 32 - ((PAGE_SHIFT - 2) << 1), (PAGE_SHIFT - 2) << 1, 29
        lwzx    r11, r10, r11   /* Get the level 1 entry */
        rlwinm  r10, r11,0,0,19 /* Extract page descriptor page address */
        mfspr   r11, SPRN_SRR0  /* Get effective address of fault */
-       rlwinm  r11, r11, 22, 20, 29    /* Extract level 2 index */
+       /* Extract level 2 index */
+       rlwinm  r11, r11, 32 - (PAGE_SHIFT - 2), 32 - PAGE_SHIFT, 29
        lwzx    r11, r10, r11   /* Get the pte */
 #ifdef CONFIG_8xx_CPU6
        lwz     r3, 8(r0)       /* restore r3 from memory */
 #endif
        /* concat physical page address(r11) and page offset(r10) */
        mfspr   r10, SPRN_SRR0
-       rlwimi  r11, r10, 0, 20, 31
+       rlwimi  r11, r10, 0, 32 - PAGE_SHIFT, 31
        lwz     r11,0(r11)
 /* Check if it really is a dcbx instruction. */
 /* dcbt and dcbtst does not generate DTLB Misses/Errors,
@@ -917,12 +922,13 @@ set_dec_cpu6:
        .globl  sdata
 sdata:
        .globl  empty_zero_page
+       .align  PAGE_SHIFT
 empty_zero_page:
-       .space  4096
+       .space  PAGE_SIZE
 
        .globl  swapper_pg_dir
 swapper_pg_dir:
-       .space  4096
+       .space  PGD_TABLE_SIZE
 
 /* Room for two PTE table poiners, usually the kernel and current user
  * pointer to their respective root page table (pgdir).