pinctrl: tegra: Correctly check the supported configuration
authorLaxman Dewangan <ldewangan@nvidia.com>
Mon, 2 May 2016 17:23:24 +0000 (22:53 +0530)
committerLinus Walleij <linus.walleij@linaro.org>
Wed, 11 May 2016 09:22:57 +0000 (11:22 +0200)
The pincontrol registers of Tegra chips has multiple filed per
registers. There is two type of registers mux and drive. All
configurations belongs to one of these registers.

If any configurations are supported then <config>_bit is set to
bit position of these registers otherwise -1 to not support it.
The member is defined as
s32 <config>_bit:6;

So if config is not supported ifor given SoC then it is set to -1
in soc pinmmux table.
In common driver code, to find out that given config is supported
or not, it is checked as:

s8 bit = <config>_bit;
if (bit > 31) {
/* Not supported config */
}

But in this case, bit is s8 and hence for non supporting it is -1.

Correct the check as:
if (bit < 0) {
/* Not supported config */
}

Fixes: e4c02dced975cb ("pinctrl: tegra: use signed bitfields for optional fields")
Signed-off-by: Laxman Dewangan <ldewangan@nvidia.com>
Acked-by: Stephen Warren <swarren@nvidia.com>
Signed-off-by: Linus Walleij <linus.walleij@linaro.org>
drivers/pinctrl/tegra/pinctrl-tegra.c

index 861baf29ef708734d9e90a29c302b216053dbfda..6e82b290cb4f70da806939dda9d39d42bff2896e 100644 (file)
@@ -417,7 +417,7 @@ static int tegra_pinconf_reg(struct tegra_pmx *pmx,
                return -ENOTSUPP;
        }
 
-       if (*reg < 0 || *bit > 31) {
+       if (*reg < 0 || *bit < 0)  {
                if (report_err) {
                        const char *prop = "unknown";
                        int i;