sfc: Add efx_nic_type operation for register self-test
authorBen Hutchings <bhutchings@solarflare.com>
Sun, 29 Nov 2009 03:43:23 +0000 (03:43 +0000)
committerDavid S. Miller <davem@davemloft.net>
Mon, 30 Nov 2009 00:46:30 +0000 (16:46 -0800)
Signed-off-by: Ben Hutchings <bhutchings@solarflare.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/sfc/falcon.c
drivers/net/sfc/falcon.h
drivers/net/sfc/net_driver.h
drivers/net/sfc/selftest.c

index 6a96c699e15b68e6644f408946ae4f2a9c353da3..bcdc5452bfd0a8064696884709e006331065ca02 100644 (file)
@@ -2458,7 +2458,7 @@ static bool efx_masked_compare_oword(const efx_oword_t *a, const efx_oword_t *b,
                ((a->u64[1] ^ b->u64[1]) & mask->u64[1]);
 }
 
-int falcon_test_registers(struct efx_nic *efx)
+static int falcon_b0_test_registers(struct efx_nic *efx)
 {
        unsigned address = 0, i, j;
        efx_oword_t mask, imask, original, reg, buf;
@@ -3327,6 +3327,7 @@ struct efx_nic_type falcon_b0_nic_type = {
        .get_wol = falcon_get_wol,
        .set_wol = falcon_set_wol,
        .resume_wol = efx_port_dummy_op_void,
+       .test_registers = falcon_b0_test_registers,
        .default_mac_ops = &falcon_xmac_operations,
 
        .revision = EFX_REV_FALCON_B0,
index 560a3f9895a5319cdf7d5ee2db49a03a03e537b7..cfcc2a38366fff194c8a20ae2b4e8c62669a56ea 100644 (file)
@@ -154,7 +154,6 @@ extern int falcon_reset_xaui(struct efx_nic *efx);
 struct falcon_nvconfig;
 extern int falcon_read_nvram(struct efx_nic *efx,
                             struct falcon_nvconfig *nvconfig);
-extern int falcon_test_registers(struct efx_nic *efx);
 
 /**************************************************************************
  *
index 58bf761d7317fea13b1c72853f91a7150c5589e7..9d353d923eecbcdc6bbe23242fb9d4cc277a7c0f 100644 (file)
@@ -864,6 +864,7 @@ static inline const char *efx_dev_name(struct efx_nic *efx)
  * @get_wol: Get WoL configuration from driver state
  * @set_wol: Push WoL configuration to the NIC
  * @resume_wol: Synchronise WoL state between driver and MC (e.g. after resume)
+ * @test_registers: Test read/write functionality of control registers
  * @default_mac_ops: efx_mac_operations to set at startup
  * @revision: Hardware architecture revision
  * @mem_map_size: Memory BAR mapped size
@@ -902,6 +903,7 @@ struct efx_nic_type {
        void (*get_wol)(struct efx_nic *efx, struct ethtool_wolinfo *wol);
        int (*set_wol)(struct efx_nic *efx, u32 type);
        void (*resume_wol)(struct efx_nic *efx);
+       int (*test_registers)(struct efx_nic *efx);
        struct efx_mac_operations *default_mac_ops;
 
        int revision;
index f45bf7442154b029c96e91e286284a64ab09d42e..f3035521004413e2b6bcbb7ad7fdf2eb951cf856 100644 (file)
@@ -122,14 +122,14 @@ static int efx_test_nvram(struct efx_nic *efx, struct efx_self_tests *tests)
 
 static int efx_test_chip(struct efx_nic *efx, struct efx_self_tests *tests)
 {
-       int rc;
+       int rc = 0;
 
-       /* Not supported on A-series silicon */
-       if (efx_nic_rev(efx) < EFX_REV_FALCON_B0)
-               return 0;
+       /* Test register access */
+       if (efx->type->test_registers) {
+               rc = efx->type->test_registers(efx);
+               tests->registers = rc ? -1 : 1;
+       }
 
-       rc = falcon_test_registers(efx);
-       tests->registers = rc ? -1 : 1;
        return rc;
 }