powerpc: Context switch the new EBB SPRs
authorMichael Ellerman <michael@ellerman.id.au>
Tue, 30 Apr 2013 20:17:04 +0000 (20:17 +0000)
committerBenjamin Herrenschmidt <benh@kernel.crashing.org>
Thu, 2 May 2013 00:37:36 +0000 (10:37 +1000)
This context switches the new Event Based Branching (EBB) SPRs.  The three new
SPRs are:
  - Event Based Branch Handler Register (EBBHR)
  - Event Based Branch Return Register (EBBRR)
  - Branch Event Status and Control Register (BESCR)

Signed-off-by: Michael Ellerman <michael@ellerman.id.au>
Signed-off-by: Matt Evans <matt@ozlabs.org>
Signed-off-by: Michael Neuling <mikey@neuling.org>
Signed-off-by: Benjamin Herrenschmidt <benh@kernel.crashing.org>
arch/powerpc/include/asm/processor.h
arch/powerpc/include/asm/reg.h
arch/powerpc/kernel/asm-offsets.c
arch/powerpc/kernel/entry_64.S

index 0a4cc5d649e138b3947008c889fbdcc9198282bc..d7e67ca8b4a6fb48f26b7a778be4db8873862012 100644 (file)
@@ -281,6 +281,9 @@ struct thread_struct {
 #endif
 #ifdef CONFIG_PPC_BOOK3S_64
        unsigned long   tar;
+       unsigned long   ebbrr;
+       unsigned long   ebbhr;
+       unsigned long   bescr;
 #endif
 };
 
index 93be5fb203943368a2d3b892ade0457633e17242..3d17427e4fd7016ceccf7e0069bc1625567fd4ea 100644 (file)
 #define SPRN_MMCRH     316     /* Hypervisor monitor mode control register */
 #define SPRN_MMCRS     894     /* Supervisor monitor mode control register */
 #define SPRN_MMCRC     851     /* Core monitor mode control register */
+#define SPRN_EBBHR     804     /* Event based branch handler register */
+#define SPRN_EBBRR     805     /* Event based branch return register */
+#define SPRN_BESCR     806     /* Branch event status and control register */
 
 #define SPRN_PMC1      787
 #define SPRN_PMC2      788
index b6c17ec9b1691c80de11785b9ea850930d778298..172233eab79945800feed84fdd0cddd9298d5a28 100644 (file)
@@ -124,6 +124,9 @@ int main(void)
 
 #ifdef CONFIG_PPC_BOOK3S_64
        DEFINE(THREAD_TAR, offsetof(struct thread_struct, tar));
+       DEFINE(THREAD_BESCR, offsetof(struct thread_struct, bescr));
+       DEFINE(THREAD_EBBHR, offsetof(struct thread_struct, ebbhr));
+       DEFINE(THREAD_EBBRR, offsetof(struct thread_struct, ebbrr));
 #endif
 #ifdef CONFIG_PPC_TRANSACTIONAL_MEM
        DEFINE(PACATMSCRATCH, offsetof(struct paca_struct, tm_scratch));
index 7a6801faaa832ab32de8965c8c33274763fa4cf5..3fe5259e2fea872be5da2e333427a935f8a012d0 100644 (file)
@@ -458,6 +458,14 @@ BEGIN_FTR_SECTION
         */
        mfspr   r0,SPRN_TAR
        std     r0,THREAD_TAR(r3)
+
+       /* Event based branch registers */
+       mfspr   r0, SPRN_BESCR
+       std     r0, THREAD_BESCR(r3)
+       mfspr   r0, SPRN_EBBHR
+       std     r0, THREAD_EBBHR(r3)
+       mfspr   r0, SPRN_EBBRR
+       std     r0, THREAD_EBBRR(r3)
 END_FTR_SECTION_IFSET(CPU_FTR_ARCH_207S)
 #endif
 
@@ -545,6 +553,14 @@ END_MMU_FTR_SECTION_IFSET(MMU_FTR_1T_SEGMENT)
 
 #ifdef CONFIG_PPC_BOOK3S_64
 BEGIN_FTR_SECTION
+       /* Event based branch registers */
+       ld      r0, THREAD_BESCR(r4)
+       mtspr   SPRN_BESCR, r0
+       ld      r0, THREAD_EBBHR(r4)
+       mtspr   SPRN_EBBHR, r0
+       ld      r0, THREAD_EBBRR(r4)
+       mtspr   SPRN_EBBRR, r0
+
        ld      r0,THREAD_TAR(r4)
        mtspr   SPRN_TAR,r0
 END_FTR_SECTION_IFSET(CPU_FTR_ARCH_207S)