ixgbe: Fix issues with SR-IOV loopback when flow control is disabled
authorAlexander Duyck <alexander.h.duyck@intel.com>
Fri, 16 Mar 2012 23:07:34 +0000 (23:07 +0000)
committerDavid S. Miller <davem@davemloft.net>
Mon, 19 Mar 2012 21:37:21 +0000 (17:37 -0400)
This patch allows us to avoid a Tx hang when SR-IOV is enabled.  This hang
can be triggered by sending small packets at a rate that was triggering Rx
missed errors from the adapter while the internal Tx switch and at least
one VF are enabled.

This was all due to the fact that under heavy stress the Rx FIFO never
drained below the flow control high water mark.  This resulted in the Tx
FIFO being head of line blocked due to the fact that it relies on the flow
control high water mark to determine when it is acceptable for the Tx to
place a packet in the Rx FIFO.

The resolution for this is to set the FCRTH value to the RXPBSIZE - 32 so
that even if the ring is almost completely full we can still place Tx
packets on the Rx ring and drop incoming Rx traffic if we do not have
sufficient space available in the Rx FIFO.

Signed-off-by: Alexander Duyck <alexander.h.duyck@intel.com>
Tested-by: Sibai Li <sibai.li@intel.com>
Signed-off-by: Jeff Kirsher <jeffrey.t.kirsher@intel.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/ethernet/intel/ixgbe/ixgbe_common.c

index 6117bfd924cc8bd668148753884b8e6e567eee2b..49aa41fe7b84411524ac60713686dbef619d59ba 100644 (file)
@@ -2011,13 +2011,20 @@ s32 ixgbe_fc_enable_generic(struct ixgbe_hw *hw, s32 packetbuf_num)
        IXGBE_WRITE_REG(hw, IXGBE_MFLCN, mflcn_reg);
        IXGBE_WRITE_REG(hw, IXGBE_FCCFG, fccfg_reg);
 
-       fcrth = hw->fc.high_water[packetbuf_num] << 10;
        fcrtl = hw->fc.low_water << 10;
 
        if (hw->fc.current_mode & ixgbe_fc_tx_pause) {
+               fcrth = hw->fc.high_water[packetbuf_num] << 10;
                fcrth |= IXGBE_FCRTH_FCEN;
                if (hw->fc.send_xon)
                        fcrtl |= IXGBE_FCRTL_XONE;
+       } else {
+               /*
+                * If Tx flow control is disabled, set our high water mark
+                * to Rx FIFO size minus 32 in order prevent Tx switch
+                * loopback from stalling on DMA.
+                */
+               fcrth = IXGBE_READ_REG(hw, IXGBE_RXPBSIZE(packetbuf_num)) - 32;
        }
 
        IXGBE_WRITE_REG(hw, IXGBE_FCRTH_82599(packetbuf_num), fcrth);