drm/modes: do not enforce an odd vtotal for interlaced modes
authorDaniel Vetter <daniel.vetter@ffwll.ch>
Fri, 27 Jan 2012 21:40:51 +0000 (22:40 +0100)
committerDave Airlie <airlied@redhat.com>
Mon, 13 Feb 2012 11:58:53 +0000 (11:58 +0000)
CEA actually specifies an interlaced mode with even vtotal and
supplies a diagram showing how this is supposed to work.

Note that interlaced modes with an even vtotal seem to be a fairly
recent invention. All modelines lore I could dig up with googling says
that vtotal for interlaced modes _needs_ to be odd. But the even
modelines in CEA are not a spec-bug, there's a figure in CEA-861-E
called "Figure 5 Special Interlaced Video Format Timing (Even Vtotal)"
that explains how it's supposed to work. Furthermore intel Bspec
explicitly mentions that both odd and even interlaced vtotal are
supported (VTOTAL register in the south display engine of PCH split
chips).

Acked-by: Adam Jackson <ajax@redhat.com>
Signed-Off-by: Daniel Vetter <daniel.vetter@ffwll.ch>
Signed-off-by: Dave Airlie <airlied@redhat.com>
drivers/gpu/drm/drm_modes.c

index fb8e46b4e8bc9b7f2a4b0e05ae38a49c99b82b2b..7ff13bc47ca26993f2123c3a337245dd077afbb4 100644 (file)
@@ -686,8 +686,6 @@ void drm_mode_set_crtcinfo(struct drm_display_mode *p, int adjust_flags)
                        p->crtc_vsync_end /= 2;
                        p->crtc_vtotal /= 2;
                }
-
-               p->crtc_vtotal |= 1;
        }
 
        if (p->flags & DRM_MODE_FLAG_DBLSCAN) {