mtd: spi-nor: fix spansion quad enable
authorJoël Esponde <joel.esponde@honeywell.com>
Wed, 23 Nov 2016 11:47:40 +0000 (12:47 +0100)
committerCyrille Pitchen <cyrille.pitchen@atmel.com>
Wed, 23 Nov 2016 14:29:20 +0000 (15:29 +0100)
With the S25FL127S nor flash part, each writing to the configuration
register takes hundreds of ms. During that  time, no more accesses to
the flash should be done (even reads).

This commit adds a wait loop after the register writing until the flash
finishes its work.

This issue could make rootfs mounting fail when the latter was done too
much closely to this quad enable bit setting step. And in this case, a
driver as UBIFS may try to recover the filesystem and may broke it
completely.

Signed-off-by: Joël Esponde <joel.esponde@honeywell.com>
Signed-off-by: Cyrille Pitchen <cyrille.pitchen@atmel.com>
drivers/mtd/spi-nor/spi-nor.c

index 4fd3ac8b5317b458f80b99749aae8c8c05f1e8a1..cebd0cc8a5b16b1c277b894f31980c3205dacb42 100644 (file)
@@ -1256,6 +1256,13 @@ static int spansion_quad_enable(struct spi_nor *nor)
                return -EINVAL;
        }
 
+       ret = spi_nor_wait_till_ready(nor);
+       if (ret) {
+               dev_err(nor->dev,
+                       "timeout while writing configuration register\n");
+               return ret;
+       }
+
        /* read back and check it */
        ret = read_cr(nor);
        if (!(ret > 0 && (ret & CR_QUAD_EN_SPAN))) {