staging: comedi: plx9052.h: tidy up bit defines
authorH Hartley Sweeten <hsweeten@visionengravers.com>
Tue, 22 Mar 2016 18:51:54 +0000 (11:51 -0700)
committerGreg Kroah-Hartman <gregkh@linuxfoundation.org>
Mon, 28 Mar 2016 14:30:36 +0000 (07:30 -0700)
Fix the checkpatch.pl issues:
CHECK: Prefer using the BIT macro

Signed-off-by: H Hartley Sweeten <hsweeten@visionengravers.com>
Reviewed-by: Ian Abbott <abbotti@mev.co.uk>
Signed-off-by: Greg Kroah-Hartman <gregkh@linuxfoundation.org>
drivers/staging/comedi/drivers/plx9052.h

index fbcf2506980709236e8ab41a689f0b84f0689989..131ebffa9376f46a39d83d9bf9444d835458a563 100644 (file)
  * INTCSR - Interrupt Control/Status register
  */
 #define PLX9052_INTCSR                 0x4c
-#define PLX9052_INTCSR_LI1ENAB         (1 << 0)  /* LI1 enabled */
-#define PLX9052_INTCSR_LI1POL          (1 << 1)  /* LI1 active high */
-#define PLX9052_INTCSR_LI1STAT         (1 << 2)  /* LI1 active */
-#define PLX9052_INTCSR_LI2ENAB         (1 << 3)  /* LI2 enabled */
-#define PLX9052_INTCSR_LI2POL          (1 << 4)  /* LI2 active high */
-#define PLX9052_INTCSR_LI2STAT         (1 << 5)  /* LI2 active */
-#define PLX9052_INTCSR_PCIENAB         (1 << 6)  /* PCIINT enabled */
-#define PLX9052_INTCSR_SOFTINT         (1 << 7)  /* generate soft int */
-#define PLX9052_INTCSR_LI1SEL          (1 << 8)  /* LI1 edge */
-#define PLX9052_INTCSR_LI2SEL          (1 << 9)  /* LI2 edge */
-#define PLX9052_INTCSR_LI1CLRINT       (1 << 10) /* LI1 clear int */
-#define PLX9052_INTCSR_LI2CLRINT       (1 << 11) /* LI2 clear int */
-#define PLX9052_INTCSR_ISAMODE         (1 << 12) /* ISA interface mode */
+#define PLX9052_INTCSR_LI1ENAB         BIT(0)  /* LI1 enabled */
+#define PLX9052_INTCSR_LI1POL          BIT(1)  /* LI1 active high */
+#define PLX9052_INTCSR_LI1STAT         BIT(2)  /* LI1 active */
+#define PLX9052_INTCSR_LI2ENAB         BIT(3)  /* LI2 enabled */
+#define PLX9052_INTCSR_LI2POL          BIT(4)  /* LI2 active high */
+#define PLX9052_INTCSR_LI2STAT         BIT(5)  /* LI2 active */
+#define PLX9052_INTCSR_PCIENAB         BIT(6)  /* PCIINT enabled */
+#define PLX9052_INTCSR_SOFTINT         BIT(7)  /* generate soft int */
+#define PLX9052_INTCSR_LI1SEL          BIT(8)  /* LI1 edge */
+#define PLX9052_INTCSR_LI2SEL          BIT(9)  /* LI2 edge */
+#define PLX9052_INTCSR_LI1CLRINT       BIT(10) /* LI1 clear int */
+#define PLX9052_INTCSR_LI2CLRINT       BIT(11) /* LI2 clear int */
+#define PLX9052_INTCSR_ISAMODE         BIT(12) /* ISA interface mode */
 
 /*
  * CNTRL - User I/O, Direct Slave Response, Serial EEPROM, and
  * Initialization Control register
  */
 #define PLX9052_CNTRL                  0x50
-#define PLX9052_CNTRL_WAITO            (1 << 0)  /* UIO0 or WAITO# select */
-#define PLX9052_CNTRL_UIO0_DIR         (1 << 1)  /* UIO0 direction */
-#define PLX9052_CNTRL_UIO0_DATA                (1 << 2)  /* UIO0 data */
-#define PLX9052_CNTRL_LLOCKO           (1 << 3)  /* UIO1 or LLOCKo# select */
-#define PLX9052_CNTRL_UIO1_DIR         (1 << 4)  /* UIO1 direction */
-#define PLX9052_CNTRL_UIO1_DATA                (1 << 5)  /* UIO1 data */
-#define PLX9052_CNTRL_CS2              (1 << 6)  /* UIO2 or CS2# select */
-#define PLX9052_CNTRL_UIO2_DIR         (1 << 7)  /* UIO2 direction */
-#define PLX9052_CNTRL_UIO2_DATA                (1 << 8)  /* UIO2 data */
-#define PLX9052_CNTRL_CS3              (1 << 9)  /* UIO3 or CS3# select */
-#define PLX9052_CNTRL_UIO3_DIR         (1 << 10) /* UIO3 direction */
-#define PLX9052_CNTRL_UIO3_DATA                (1 << 11) /* UIO3 data */
-#define PLX9052_CNTRL_PCIBAR01         (0 << 12) /* bar 0 (mem) and 1 (I/O) */
-#define PLX9052_CNTRL_PCIBAR0          (1 << 12) /* bar 0 (mem) only */
-#define PLX9052_CNTRL_PCIBAR1          (2 << 12) /* bar 1 (I/O) only */
-#define PLX9052_CNTRL_PCI2_1_FEATURES  (1 << 14) /* PCI r2.1 features enabled */
-#define PLX9052_CNTRL_PCI_R_W_FLUSH    (1 << 15) /* read w/write flush mode */
-#define PLX9052_CNTRL_PCI_R_NO_FLUSH   (1 << 16) /* read no flush mode */
-#define PLX9052_CNTRL_PCI_R_NO_WRITE   (1 << 17) /* read no write mode */
-#define PLX9052_CNTRL_PCI_W_RELEASE    (1 << 18) /* write release bus mode */
-#define PLX9052_CNTRL_RETRY_CLKS(x)    (((x) & 0xf) << 19) /* slave retry clks */
-#define PLX9052_CNTRL_LOCK_ENAB                (1 << 23) /* slave LOCK# enable */
+#define PLX9052_CNTRL_WAITO            BIT(0)  /* UIO0 or WAITO# select */
+#define PLX9052_CNTRL_UIO0_DIR         BIT(1)  /* UIO0 direction */
+#define PLX9052_CNTRL_UIO0_DATA                BIT(2)  /* UIO0 data */
+#define PLX9052_CNTRL_LLOCKO           BIT(3)  /* UIO1 or LLOCKo# select */
+#define PLX9052_CNTRL_UIO1_DIR         BIT(4)  /* UIO1 direction */
+#define PLX9052_CNTRL_UIO1_DATA                BIT(5)  /* UIO1 data */
+#define PLX9052_CNTRL_CS2              BIT(6)  /* UIO2 or CS2# select */
+#define PLX9052_CNTRL_UIO2_DIR         BIT(7)  /* UIO2 direction */
+#define PLX9052_CNTRL_UIO2_DATA                BIT(8)  /* UIO2 data */
+#define PLX9052_CNTRL_CS3              BIT(9)  /* UIO3 or CS3# select */
+#define PLX9052_CNTRL_UIO3_DIR         BIT(10) /* UIO3 direction */
+#define PLX9052_CNTRL_UIO3_DATA                BIT(11) /* UIO3 data */
+#define PLX9052_CNTRL_PCIBAR(x)                (((x) & 0x3) << 12)
+#define PLX9052_CNTRL_PCIBAR01         PLX9052_CNTRL_PCIBAR(0) /* mem and IO */
+#define PLX9052_CNTRL_PCIBAR0          PLX9052_CNTRL_PCIBAR(1) /* mem only */
+#define PLX9052_CNTRL_PCIBAR1          PLX9052_CNTRL_PCIBAR(2) /* IO only */
+#define PLX9052_CNTRL_PCI2_1_FEATURES  BIT(14) /* PCI v2.1 features enabled */
+#define PLX9052_CNTRL_PCI_R_W_FLUSH    BIT(15) /* read w/write flush mode */
+#define PLX9052_CNTRL_PCI_R_NO_FLUSH   BIT(16) /* read no flush mode */
+#define PLX9052_CNTRL_PCI_R_NO_WRITE   BIT(17) /* read no write mode */
+#define PLX9052_CNTRL_PCI_W_RELEASE    BIT(18) /* write release bus mode */
+#define PLX9052_CNTRL_RETRY_CLKS(x)    (((x) & 0xf) << 19) /* retry clks */
+#define PLX9052_CNTRL_LOCK_ENAB                BIT(23) /* slave LOCK# enable */
 #define PLX9052_CNTRL_EEPROM_MASK      (0x1f << 24) /* EEPROM bits */
-#define PLX9052_CNTRL_EEPROM_CLK       (1 << 24) /* EEPROM clock */
-#define PLX9052_CNTRL_EEPROM_CS                (1 << 25) /* EEPROM chip select */
-#define PLX9052_CNTRL_EEPROM_DOUT      (1 << 26) /* EEPROM write bit */
-#define PLX9052_CNTRL_EEPROM_DIN       (1 << 27) /* EEPROM read bit */
-#define PLX9052_CNTRL_EEPROM_PRESENT   (1 << 28) /* EEPROM present */
-#define PLX9052_CNTRL_RELOAD_CFG       (1 << 29) /* reload configuration */
-#define PLX9052_CNTRL_PCI_RESET                (1 << 30) /* PCI adapter reset */
-#define PLX9052_CNTRL_MASK_REV         (1 << 31) /* mask revision */
+#define PLX9052_CNTRL_EEPROM_CLK       BIT(24) /* EEPROM clock */
+#define PLX9052_CNTRL_EEPROM_CS                BIT(25) /* EEPROM chip select */
+#define PLX9052_CNTRL_EEPROM_DOUT      BIT(26) /* EEPROM write bit */
+#define PLX9052_CNTRL_EEPROM_DIN       BIT(27) /* EEPROM read bit */
+#define PLX9052_CNTRL_EEPROM_PRESENT   BIT(28) /* EEPROM present */
+#define PLX9052_CNTRL_RELOAD_CFG       BIT(29) /* reload configuration */
+#define PLX9052_CNTRL_PCI_RESET                BIT(30) /* PCI adapter reset */
+#define PLX9052_CNTRL_MASK_REV         BIT(31) /* mask revision */
 
 #endif /* _PLX9052_H_ */