ARM: tegra: irqs: Update irq list
authorColin Cross <ccross@android.com>
Mon, 4 Oct 2010 04:24:28 +0000 (21:24 -0700)
committerColin Cross <ccross@android.com>
Thu, 10 Feb 2011 05:57:01 +0000 (21:57 -0800)
Fixes typo in INT_CPU1_PMU_INTR (original fix from Will Deacon)
Adds board irqs

Signed-off-by: Colin Cross <ccross@android.com>
arch/arm/mach-tegra/include/mach/irqs.h

index 71bbf34229538e87b81d0bca740eeb952c712bd4..73265af4dda3a607f6af93c8c844a9d0b262b10d 100644 (file)
@@ -88,7 +88,7 @@
 #define INT_SYS_STATS_MON              (INT_SEC_BASE + 22)
 #define INT_GPIO5                      (INT_SEC_BASE + 23)
 #define INT_CPU0_PMU_INTR              (INT_SEC_BASE + 24)
-#define INT_CPU2_PMU_INTR              (INT_SEC_BASE + 25)
+#define INT_CPU1_PMU_INTR              (INT_SEC_BASE + 25)
 #define INT_SEC_RES_26                 (INT_SEC_BASE + 26)
 #define INT_S_LINK1                    (INT_SEC_BASE + 27)
 #define INT_APB_DMA_COP                        (INT_SEC_BASE + 28)
 #define INT_QUAD_RES_30                        (INT_QUAD_BASE + 30)
 #define INT_QUAD_RES_31                        (INT_QUAD_BASE + 31)
 
-#define INT_GPIO_BASE                  (INT_QUAD_BASE + 32)
+#define INT_MAIN_NR                    (INT_QUAD_BASE + 32 - INT_PRI_BASE)
+
+#define INT_GPIO_BASE                  (INT_PRI_BASE + INT_MAIN_NR)
+
 #define INT_GPIO_NR                    (28 * 8)
 
-#define NR_IRQS                                (INT_GPIO_BASE + INT_GPIO_NR)
+#define TEGRA_NR_IRQS                  (INT_GPIO_BASE + INT_GPIO_NR)
+
+#define INT_BOARD_BASE                 TEGRA_NR_IRQS
+#define NR_BOARD_IRQS                  32
+
+#define NR_IRQS                                (INT_BOARD_BASE + NR_BOARD_IRQS)
 #endif
 
 #endif