staging: fbtft: Use standard MIPI DCS command defines for ili9341
authorPriit Laes <plaes@plaes.org>
Sun, 20 Dec 2015 18:36:00 +0000 (20:36 +0200)
committerGreg Kroah-Hartman <gregkh@linuxfoundation.org>
Mon, 8 Feb 2016 03:39:27 +0000 (19:39 -0800)
This patch makes use of the standard MIPI Display Command Set to remove
some of the magic constants found in source code.

Signed-off-by: Priit Laes <plaes@plaes.org>
Signed-off-by: Greg Kroah-Hartman <gregkh@linuxfoundation.org>
drivers/staging/fbtft/fb_ili9341.c

index dcee0aff58756771181c27860ffb8b2f359f25b7..d1e13cd93ad3c83461fe7c95588d8e7d3a01fa7f 100644 (file)
@@ -24,6 +24,7 @@
 #include <linux/kernel.h>
 #include <linux/init.h>
 #include <linux/delay.h>
+#include <video/mipi_display.h>
 
 #include "fbtft.h"
 
@@ -39,9 +40,9 @@ static int init_display(struct fbtft_par *par)
        par->fbtftops.reset(par);
 
        /* startup sequence for MI0283QT-9A */
-       write_reg(par, 0x01); /* software reset */
+       write_reg(par, MIPI_DCS_SOFT_RESET);
        mdelay(5);
-       write_reg(par, 0x28); /* display off */
+       write_reg(par, MIPI_DCS_SET_DISPLAY_OFF);
        /* --------------------------------------------------------- */
        write_reg(par, 0xCF, 0x00, 0x83, 0x30);
        write_reg(par, 0xED, 0x64, 0x03, 0x12, 0x81);
@@ -56,18 +57,18 @@ static int init_display(struct fbtft_par *par)
        write_reg(par, 0xC5, 0x35, 0x3E);
        write_reg(par, 0xC7, 0xBE);
        /* ------------memory access control------------------------ */
-       write_reg(par, 0x3A, 0x55); /* 16bit pixel */
+       write_reg(par, MIPI_DCS_SET_PIXEL_FORMAT, 0x55); /* 16bit pixel */
        /* ------------frame rate----------------------------------- */
        write_reg(par, 0xB1, 0x00, 0x1B);
        /* ------------Gamma---------------------------------------- */
        /* write_reg(par, 0xF2, 0x08); */ /* Gamma Function Disable */
-       write_reg(par, 0x26, 0x01);
+       write_reg(par, MIPI_DCS_SET_GAMMA_CURVE, 0x01);
        /* ------------display-------------------------------------- */
        write_reg(par, 0xB7, 0x07); /* entry mode set */
        write_reg(par, 0xB6, 0x0A, 0x82, 0x27, 0x00);
-       write_reg(par, 0x11); /* sleep out */
+       write_reg(par, MIPI_DCS_EXIT_SLEEP_MODE);
        mdelay(100);
-       write_reg(par, 0x29); /* display on */
+       write_reg(par, MIPI_DCS_SET_DISPLAY_ON);
        mdelay(20);
 
        return 0;
@@ -75,40 +76,39 @@ static int init_display(struct fbtft_par *par)
 
 static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
 {
-       /* Column address set */
-       write_reg(par, 0x2A,
-               (xs >> 8) & 0xFF, xs & 0xFF, (xe >> 8) & 0xFF, xe & 0xFF);
+       write_reg(par, MIPI_DCS_SET_COLUMN_ADDRESS,
+                 (xs >> 8) & 0xFF, xs & 0xFF, (xe >> 8) & 0xFF, xe & 0xFF);
 
-       /* Row address set */
-       write_reg(par, 0x2B,
-               (ys >> 8) & 0xFF, ys & 0xFF, (ye >> 8) & 0xFF, ye & 0xFF);
+       write_reg(par, MIPI_DCS_SET_PAGE_ADDRESS,
+                 (ys >> 8) & 0xFF, ys & 0xFF, (ye >> 8) & 0xFF, ye & 0xFF);
 
-       /* Memory write */
-       write_reg(par, 0x2C);
+       write_reg(par, MIPI_DCS_WRITE_MEMORY_START);
 }
 
-#define MEM_Y   (7) /* MY row address order */
-#define MEM_X   (6) /* MX column address order */
-#define MEM_V   (5) /* MV row / column exchange */
-#define MEM_L   (4) /* ML vertical refresh order */
-#define MEM_H   (2) /* MH horizontal refresh order */
+#define MEM_Y   BIT(7) /* MY row address order */
+#define MEM_X   BIT(6) /* MX column address order */
+#define MEM_V   BIT(5) /* MV row / column exchange */
+#define MEM_L   BIT(4) /* ML vertical refresh order */
+#define MEM_H   BIT(2) /* MH horizontal refresh order */
 #define MEM_BGR (3) /* RGB-BGR Order */
 static int set_var(struct fbtft_par *par)
 {
        switch (par->info->var.rotate) {
        case 0:
-               write_reg(par, 0x36, (1 << MEM_X) | (par->bgr << MEM_BGR));
+               write_reg(par, MIPI_DCS_SET_ADDRESS_MODE,
+                         MEM_X | (par->bgr << MEM_BGR));
                break;
        case 270:
-               write_reg(par, 0x36,
-                       (1 << MEM_V) | (1 << MEM_L) | (par->bgr << MEM_BGR));
+               write_reg(par, MIPI_DCS_SET_ADDRESS_MODE,
+                         MEM_V | MEM_L | (par->bgr << MEM_BGR));
                break;
        case 180:
-               write_reg(par, 0x36, (1 << MEM_Y) | (par->bgr << MEM_BGR));
+               write_reg(par, MIPI_DCS_SET_ADDRESS_MODE,
+                         MEM_Y | (par->bgr << MEM_BGR));
                break;
        case 90:
-               write_reg(par, 0x36, (1 << MEM_Y) | (1 << MEM_X) |
-                                    (1 << MEM_V) | (par->bgr << MEM_BGR));
+               write_reg(par, MIPI_DCS_SET_ADDRESS_MODE,
+                         MEM_Y | MEM_X | MEM_V | (par->bgr << MEM_BGR));
                break;
        }