MIPS: mm: c-r4k: Flush scache to avoid cache aliases
authorLeonid Yegoshin <Leonid.Yegoshin@imgtec.com>
Tue, 21 Jan 2014 09:48:48 +0000 (09:48 +0000)
committerRalf Baechle <ralf@linux-mips.org>
Wed, 26 Mar 2014 22:09:19 +0000 (23:09 +0100)
There is a chance for the secondary cache to have memory
aliases. This can happen if the bootloader is in a non-EVA mode
(or even in EVA mode but with different mapping from the kernel)
and the kernel switching to EVA afterwards. It's best to flush
the icache to avoid having the secondary CPUs fetching stale
data from it.

Signed-off-by: Leonid Yegoshin <Leonid.Yegoshin@imgtec.com>
Signed-off-by: Markos Chandras <markos.chandras@imgtec.com>
arch/mips/mm/c-r4k.c

index 9b223e07f7847b5c9e51444fbac2c60f92450a52..8fc713f1d13989853d41c471fb3127f80473f992 100644 (file)
@@ -640,6 +640,17 @@ static inline void local_r4k_flush_icache_range(unsigned long start, unsigned lo
                        break;
                }
        }
+#ifdef CONFIG_EVA
+       /*
+        * Due to all possible segment mappings, there might cache aliases
+        * caused by the bootloader being in non-EVA mode, and the CPU switching
+        * to EVA during early kernel init. It's best to flush the scache
+        * to avoid having secondary cores fetching stale data and lead to
+        * kernel crashes.
+        */
+       bc_wback_inv(start, (end - start));
+       __sync();
+#endif
 }
 
 static inline void local_r4k_flush_icache_range_ipi(void *args)