MIPS: ath79: update devicetree clock support for AR9132
authorAntony Pavlov <antonynpavlov@gmail.com>
Thu, 17 Mar 2016 03:34:15 +0000 (06:34 +0300)
committerRalf Baechle <ralf@linux-mips.org>
Fri, 13 May 2016 12:01:45 +0000 (14:01 +0200)
Current ath79 clock.c code does not read reference clock and
pll setup from devicetree. E.g. you can set any clock rate value
in board DTS but it will have no effect on the real clk calculation.

This patch fixes some AR9132 devicetree clock support defects:

  * clk initialization function ath79_clocks_init_dt_ng()
    is introduced; it actually gets pll block base register
    address and reference clock from devicetree;
  * pll register parsing code is moved to the separate
    ar724x_clk_init() function; this function
    can be called from platform code or from devicetree code.

Also mips_hpt_frequency value is set from dt, so the appropriate
clock parameter is added to the cpu@0 devicetree node.

The same approach can be used for adding AR9331 devicetree support.

Signed-off-by: Antony Pavlov <antonynpavlov@gmail.com>
Cc: Gabor Juhos <juhosg@openwrt.org>
Cc: Alban Bedel <albeu@free.fr>
Cc: Michael Turquette <mturquette@baylibre.com>
Cc: Stephen Boyd <sboyd@codeaurora.org>
Cc: Rob Herring <robh+dt@kernel.org>
Cc: linux-clk@vger.kernel.org
Cc: linux-mips@linux-mips.org
Cc: devicetree@vger.kernel.org
Patchwork: https://patchwork.linux-mips.org/patch/12876/
Signed-off-by: Ralf Baechle <ralf@linux-mips.org>
arch/mips/ath79/clock.c
arch/mips/ath79/setup.c
arch/mips/boot/dts/qca/ar9132.dtsi

index c3a94ead06abe05d6b72f42294ae1b4467826898..79fb8b44ba09c917d6847fddbb45d15a632ed777 100644 (file)
@@ -18,6 +18,8 @@
 #include <linux/clk.h>
 #include <linux/clkdev.h>
 #include <linux/clk-provider.h>
+#include <linux/of.h>
+#include <linux/of_address.h>
 #include <dt-bindings/clock/ath79-clk.h>
 
 #include <asm/div64.h>
@@ -25,6 +27,7 @@
 #include <asm/mach-ath79/ath79.h>
 #include <asm/mach-ath79/ar71xx_regs.h>
 #include "common.h"
+#include "machtypes.h"
 
 #define AR71XX_BASE_FREQ       40000000
 #define AR724X_BASE_FREQ       40000000
@@ -87,37 +90,48 @@ static void __init ar71xx_clocks_init(void)
        clk_add_alias("uart", NULL, "ahb", NULL);
 }
 
-static void __init ar724x_clocks_init(void)
+static struct clk * __init ath79_reg_ffclk(const char *name,
+               const char *parent_name, unsigned int mult, unsigned int div)
 {
-       unsigned long ref_rate;
-       unsigned long cpu_rate;
-       unsigned long ddr_rate;
-       unsigned long ahb_rate;
-       u32 pll;
-       u32 freq;
-       u32 div;
+       struct clk *clk;
 
-       ref_rate = AR724X_BASE_FREQ;
-       pll = ath79_pll_rr(AR724X_PLL_REG_CPU_CONFIG);
+       clk = clk_register_fixed_factor(NULL, name, parent_name, 0, mult, div);
+       if (!clk)
+               panic("failed to allocate %s clock structure", name);
 
-       div = ((pll >> AR724X_PLL_FB_SHIFT) & AR724X_PLL_FB_MASK);
-       freq = div * ref_rate;
+       return clk;
+}
+
+static void __init ar724x_clk_init(struct clk *ref_clk, void __iomem *pll_base)
+{
+       u32 pll;
+       u32 mult, div, ddr_div, ahb_div;
 
+       pll = __raw_readl(pll_base + AR724X_PLL_REG_CPU_CONFIG);
+
+       mult = ((pll >> AR724X_PLL_FB_SHIFT) & AR724X_PLL_FB_MASK);
        div = ((pll >> AR724X_PLL_REF_DIV_SHIFT) & AR724X_PLL_REF_DIV_MASK) * 2;
-       freq /= div;
 
-       cpu_rate = freq;
+       ddr_div = ((pll >> AR724X_DDR_DIV_SHIFT) & AR724X_DDR_DIV_MASK) + 1;
+       ahb_div = (((pll >> AR724X_AHB_DIV_SHIFT) & AR724X_AHB_DIV_MASK) + 1) * 2;
 
-       div = ((pll >> AR724X_DDR_DIV_SHIFT) & AR724X_DDR_DIV_MASK) + 1;
-       ddr_rate = freq / div;
+       clks[ATH79_CLK_CPU] = ath79_reg_ffclk("cpu", "ref", mult, div);
+       clks[ATH79_CLK_DDR] = ath79_reg_ffclk("ddr", "ref", mult, div * ddr_div);
+       clks[ATH79_CLK_AHB] = ath79_reg_ffclk("ahb", "ref", mult, div * ahb_div);
+}
 
-       div = (((pll >> AR724X_AHB_DIV_SHIFT) & AR724X_AHB_DIV_MASK) + 1) * 2;
-       ahb_rate = cpu_rate / div;
+static void __init ar724x_clocks_init(void)
+{
+       struct clk *ref_clk;
 
-       ath79_add_sys_clkdev("ref", ref_rate);
-       clks[ATH79_CLK_CPU] = ath79_add_sys_clkdev("cpu", cpu_rate);
-       clks[ATH79_CLK_DDR] = ath79_add_sys_clkdev("ddr", ddr_rate);
-       clks[ATH79_CLK_AHB] = ath79_add_sys_clkdev("ahb", ahb_rate);
+       ref_clk = ath79_add_sys_clkdev("ref", AR724X_BASE_FREQ);
+
+       ar724x_clk_init(ref_clk, ath79_pll_base);
+
+       /* just make happy plat_time_init() from arch/mips/ath79/setup.c */
+       clk_register_clkdev(clks[ATH79_CLK_CPU], "cpu", NULL);
+       clk_register_clkdev(clks[ATH79_CLK_DDR], "ddr", NULL);
+       clk_register_clkdev(clks[ATH79_CLK_AHB], "ahb", NULL);
 
        clk_add_alias("wdt", NULL, "ahb", NULL);
        clk_add_alias("uart", NULL, "ahb", NULL);
@@ -420,8 +434,6 @@ void __init ath79_clocks_init(void)
                qca955x_clocks_init();
        else
                BUG();
-
-       of_clk_init(NULL);
 }
 
 unsigned long __init
@@ -448,8 +460,42 @@ static void __init ath79_clocks_init_dt(struct device_node *np)
 
 CLK_OF_DECLARE(ar7100, "qca,ar7100-pll", ath79_clocks_init_dt);
 CLK_OF_DECLARE(ar7240, "qca,ar7240-pll", ath79_clocks_init_dt);
-CLK_OF_DECLARE(ar9130, "qca,ar9130-pll", ath79_clocks_init_dt);
 CLK_OF_DECLARE(ar9330, "qca,ar9330-pll", ath79_clocks_init_dt);
 CLK_OF_DECLARE(ar9340, "qca,ar9340-pll", ath79_clocks_init_dt);
 CLK_OF_DECLARE(ar9550, "qca,qca9550-pll", ath79_clocks_init_dt);
+
+static void __init ath79_clocks_init_dt_ng(struct device_node *np)
+{
+       struct clk *ref_clk;
+       void __iomem *pll_base;
+       const char *dnfn = of_node_full_name(np);
+
+       ref_clk = of_clk_get(np, 0);
+       if (IS_ERR(ref_clk)) {
+               pr_err("%s: of_clk_get failed\n", dnfn);
+               goto err;
+       }
+
+       pll_base = of_iomap(np, 0);
+       if (!pll_base) {
+               pr_err("%s: can't map pll registers\n", dnfn);
+               goto err_clk;
+       }
+
+       ar724x_clk_init(ref_clk, pll_base);
+
+       if (of_clk_add_provider(np, of_clk_src_onecell_get, &clk_data)) {
+               pr_err("%s: could not register clk provider\n", dnfn);
+               goto err_clk;
+       }
+
+       return;
+
+err_clk:
+       clk_put(ref_clk);
+
+err:
+       return;
+}
+CLK_OF_DECLARE(ar9130_clk, "qca,ar9130-pll", ath79_clocks_init_dt_ng);
 #endif
index 01808e85e263d5be0f87d07bbaa4ddd9b670c1c6..01af43281bc7d171fdde7f78e1ec01714bd2b8c6 100644 (file)
@@ -17,6 +17,7 @@
 #include <linux/bootmem.h>
 #include <linux/err.h>
 #include <linux/clk.h>
+#include <linux/clk-provider.h>
 #include <linux/of_platform.h>
 #include <linux/of_fdt.h>
 
@@ -222,6 +223,36 @@ void __init plat_mem_setup(void)
        pm_power_off = ath79_halt;
 }
 
+static void __init ath79_of_plat_time_init(void)
+{
+       struct device_node *np;
+       struct clk *clk;
+       unsigned long cpu_clk_rate;
+
+       of_clk_init(NULL);
+
+       np = of_get_cpu_node(0, NULL);
+       if (!np) {
+               pr_err("Failed to get CPU node\n");
+               return;
+       }
+
+       clk = of_clk_get(np, 0);
+       if (IS_ERR(clk)) {
+               pr_err("Failed to get CPU clock: %ld\n", PTR_ERR(clk));
+               return;
+       }
+
+       cpu_clk_rate = clk_get_rate(clk);
+
+       pr_info("CPU clock: %lu.%03lu MHz\n",
+               cpu_clk_rate / 1000000, (cpu_clk_rate / 1000) % 1000);
+
+       mips_hpt_frequency = cpu_clk_rate / 2;
+
+       clk_put(clk);
+}
+
 void __init plat_time_init(void)
 {
        unsigned long cpu_clk_rate;
@@ -229,6 +260,11 @@ void __init plat_time_init(void)
        unsigned long ddr_clk_rate;
        unsigned long ref_clk_rate;
 
+       if (IS_ENABLED(CONFIG_OF) && mips_machtype == ATH79_MACH_GENERIC_OF) {
+               ath79_of_plat_time_init();
+               return;
+       }
+
        ath79_clocks_init();
 
        cpu_clk_rate = ath79_get_sys_clk_rate("cpu");
index 2f9a3eee9fe6084b4e47e53df225710e87b5d047..302f0a8d29882627d1135331325c53ae05e8be12 100644 (file)
@@ -13,6 +13,7 @@
                cpu@0 {
                        device_type = "cpu";
                        compatible = "mips,mips24Kc";
+                       clocks = <&pll ATH79_CLK_CPU>;
                        reg = <0>;
                };
        };