Documentation: treewide: fix typos and grammar
authorHayato Suzuki <hytszk@gmail.com>
Wed, 2 Jul 2014 06:15:32 +0000 (15:15 +0900)
committerJiri Kosina <jkosina@suse.cz>
Tue, 26 Aug 2014 07:35:51 +0000 (09:35 +0200)
Correct spelling typo in treewide.

Signed-off-by: Hayato Suzuki <hytszk@gmail.com>
Acked-by: Randy Dunlap <rdunlap@infradead.org>
Signed-off-by: Jiri Kosina <jkosina@suse.cz>
13 files changed:
Documentation/devicetree/bindings/clock/arm-integrator.txt
Documentation/devicetree/bindings/crypto/fsl-sec6.txt
Documentation/devicetree/bindings/iio/adc/vf610-adc.txt
Documentation/devicetree/bindings/mfd/s2mps11.txt
Documentation/devicetree/bindings/mtd/gpmc-nand.txt
Documentation/devicetree/bindings/net/samsung-sxgbe.txt
Documentation/devicetree/bindings/pci/host-generic-pci.txt
Documentation/devicetree/bindings/phy/phy-bindings.txt
Documentation/devicetree/bindings/power_supply/charger-manager.txt
Documentation/devicetree/bindings/sound/st,sta350.txt
Documentation/devicetree/bindings/vendor-prefixes.txt
Documentation/devicetree/bindings/video/atmel,lcdc.txt
Documentation/devicetree/bindings/video/fsl,imx-fb.txt

index 652914b17b9557cb8a6e9721e15b6ace744b5791..4458d46eab699ce02451df503fa49b6bd7722876 100644 (file)
@@ -1,6 +1,6 @@
 Clock bindings for ARM Integrator Core Module clocks
 
-Auxilary Oscillator Clock
+Auxiliary Oscillator Clock
 
 This is a configurable clock fed from a 24 MHz chrystal,
 used for generating e.g. video clocks. It is located on the
index c0a20cd972e3d9950f8ef844fa93319665d8e38d..baf8a3c1b469fe76b3f7b854058c2f53fa5ff38c 100644 (file)
@@ -1,5 +1,5 @@
 SEC 6 is as Freescale's Cryptographic Accelerator and Assurance Module (CAAM).
-Currently Freescale powerpc chip C29X is embeded with SEC 6.
+Currently Freescale powerpc chip C29X is embedded with SEC 6.
 SEC 6 device tree binding include:
    -SEC 6 Node
    -Job Ring Node
index dcebff1928e181d8313527b02ab186e38f919887..1a4a43d5c9ea5a80b1676e61c45f2ae1fe783bae 100644 (file)
@@ -9,7 +9,7 @@ Required properties:
 - interrupts: Should contain the interrupt for the device
 - clocks: The clock is needed by the ADC controller, ADC clock source is ipg clock.
 - clock-names: Must contain "adc", matching entry in the clocks property.
-- vref-supply: The regulator supply ADC refrence voltage.
+- vref-supply: The regulator supply ADC reference voltage.
 
 Example:
 adc0: adc@4003b000 {
index d81ba30c0d8bd628bad8f11e3471f0b9146386b3..92a6dd80847a0e7e6093c6c9e6bc7bb47d2949b9 100644 (file)
@@ -46,7 +46,7 @@ sub-node should be of the format as listed below.
 
  regulator-ramp-delay for BUCKs = [6250/12500/25000(default)/50000] uV/us
 
- BUCK[2/3/4/6] supports disabling ramp delay on hardware, so explictly
+ BUCK[2/3/4/6] supports disabling ramp delay on hardware, so explicitly
  regulator-ramp-delay = <0> can be used for them to disable ramp delay.
  In the absence of the regulator-ramp-delay property, the default ramp
  delay will be used.
index 65f4f7c43136a0507ddbb23a7dc511c94cc34cdb..817fdc620f268d4a597162acaba5b4a67f5abbab 100644 (file)
@@ -110,8 +110,8 @@ on various other factors also like;
        Other factor which governs the selection of ecc-scheme is oob-size.
        Higher ECC schemes require more OOB/Spare area to store ECC syndrome,
        so the device should have enough free bytes available its OOB/Spare
-       area to accomodate ECC for entire page. In general following expression
-       helps in determining if given device can accomodate ECC syndrome:
+       area to accommodate ECC for entire page. In general following expression
+       helps in determining if given device can accommodate ECC syndrome:
        "2 + (PAGESIZE / 512) * ECC_BYTES" >= OOBSIZE"
        where
                OOBSIZE         number of bytes in OOB/spare area
@@ -133,5 +133,5 @@ on various other factors also like;
        Example(b): For a device with PAGESIZE = 2048 and OOBSIZE = 128 and
                trying to use BCH16 (ECC_BYTES=26) ecc-scheme.
                Number of ECC bytes per page = (2 + (2048 / 512) * 26) = 106 B
-               which can be accomodate in the OOB/Spare area of this device
+               which can be accommodated in the OOB/Spare area of this device
                (OOBSIZE=128). So this device can use BCH16 ecc-scheme.
index 989f6c95cfd52510535167142b1a00f2a7b5630c..888c250197fe2b936bbcf9c4478482b4ed7601e2 100644 (file)
@@ -17,7 +17,7 @@ Required properties:
 - samsung,pbl: Integer, Programmable Burst Length.
   Supported values are 1, 2, 4, 8, 16, or 32.
 - samsung,burst-map: Integer, Program the possible bursts supported by sxgbe
-  This is an interger and represents allowable DMA bursts when fixed burst.
+  This is an integer and represents allowable DMA bursts when fixed burst.
   Allowable range is 0x01-0x3F. When this field is set fixed burst is enabled.
   When fixed length is needed for burst mode, it can be set within allowable
   range.
index f0b0436807b48a7a5b074c7034c27a4d00513db6..cf3e205e0b7e0de18e8e6650bdc347d996807960 100644 (file)
@@ -55,7 +55,7 @@ For CAM, this 24-bit offset is:
         cfg_offset(bus, device, function, register) =
                    bus << 16 | device << 11 | function << 8 | register
 
-Whilst ECAM extends this by 4 bits to accomodate 4k of function space:
+Whilst ECAM extends this by 4 bits to accommodate 4k of function space:
 
         cfg_offset(bus, device, function, register) =
                    bus << 20 | device << 15 | function << 12 | register
index 2aa1840200edd43d42a450b6dad81c8709b2ff87..1293c321754c67014a4bdc4d4165ba517bac398d 100644 (file)
@@ -27,7 +27,7 @@ phys: phy {
 };
 
 That node describes an IP block (PHY provider) that implements 2 different PHYs.
-In order to differentiate between these 2 PHYs, an additonal specifier should be
+In order to differentiate between these 2 PHYs, an additional specifier should be
 given while trying to get a reference to it.
 
 PHY user node
index 2b33750e3db2a3016cc791982f72c87e90d3f2c9..ec4fe9de313735a8b15225da1f53889b67342829 100644 (file)
@@ -24,7 +24,7 @@ Optional properties :
  - cm-thermal-zone : name of external thermometer's thermal zone
  - cm-battery-* : threshold battery temperature for charging
        -cold : critical cold temperature of battery for charging
-       -cold-in-minus : flag that cold temerature is in minus degree
+       -cold-in-minus : flag that cold temperature is in minus degrees
        -hot : critical hot temperature of battery for charging
        -temp-diff : temperature difference to allow recharging
  - cm-dis/charging-max = limits of charging duration
index b7e71bf5caf4f3e32a359bea9b6a5997847e1552..307398ef2317d4a5f31937579a74c1409d1487df 100644 (file)
@@ -33,7 +33,7 @@ Optional properties:
        0: Channel 1
        1: Channel 2
        2: Channel 3
-       If parameter is missing, channel 1 is choosen.
+       If parameter is missing, channel 1 is chosen.
        This properties have to be specified as '/bits/ 8' values.
 
   -  st,thermal-warning-recover:
index d415b38ec8ca2f928d6b5b815b0da7230940cc1e..6d572f750d73889cfbfc77f0f86edcb502df90d2 100644 (file)
@@ -134,7 +134,7 @@ tlm Trusted Logic Mobility
 toradex        Toradex AG
 toshiba        Toshiba Corporation
 toumaz Toumaz
-usi    Universal Scientifc Industrial Co., Ltd.
+usi    Universal Scientific Industrial Co., Ltd.
 v3     V3 Semiconductor
 variscite      Variscite Ltd.
 via    VIA Technologies, Inc.
index 1ec175eddca8f010f2dc6551eb87bb635f212698..47981dd3bfc23632933f2cba46e7f2aae1047062 100644 (file)
@@ -39,8 +39,8 @@ Atmel LCDC Display
 -----------------------------------------------------
 Required properties (as per of_videomode_helper):
 
- - atmel,dmacon: dma controler configuration
- - atmel,lcdcon2: lcd controler configuration
+ - atmel,dmacon: dma controller configuration
+ - atmel,lcdcon2: lcd controller configuration
  - atmel,guard-time: lcd guard time (Delay in frame periods)
  - bits-per-pixel: lcd panel bit-depth.
 
index 0329f60d431e10ce5feb14878d654649d9767543..8c8c2f4e4c3fe3de0790b99a27643480a3ee4158 100644 (file)
@@ -20,7 +20,7 @@ Optional properties:
        register is not modified as recommended by the datasheet.
 - fsl,lpccr: Contrast Control Register value. This property provides the
        default value for the contrast control register.
-       If that property is ommited, the register is zeroed.
+       If that property is omitted, the register is zeroed.
 - fsl,lscr1: LCDC Sharp Configuration Register value.
 
 Example: