DMA: Freescale: change BWC from 256 bytes to 1024 bytes
authorHongbo Zhang <hongbo.zhang@freescale.com>
Thu, 16 Jan 2014 06:10:53 +0000 (14:10 +0800)
committerVinod Koul <vinod.koul@intel.com>
Mon, 20 Jan 2014 07:43:22 +0000 (13:13 +0530)
Freescale DMA has a feature of BandWidth Control (ab. BWC), which is currently
256 bytes and should be changed to 1024 bytes for best DMA throughput.
Changing BWC from 256 to 1024 will improve DMA performance much, in cases
whatever one channel is running or multi channels are running simultanously,
large or small buffers are copied.  And this change doesn't impact memory
access performance remarkably, lmbench tests show that for some cases the
memory performance are decreased very slightly, while the others are even
better.
Tested on T4240.

Signed-off-by: Hongbo Zhang <hongbo.zhang@freescale.com>
Signed-off-by: Vinod Koul <vinod.koul@intel.com>
drivers/dma/fsldma.h

index 1ffc24484d23cdb0edd1e6011605aff5c9a6eb07..d56e83599825b16666960f78b91ea08620be4cef 100644 (file)
@@ -41,7 +41,7 @@
  * channel is allowed to transfer before the DMA engine pauses
  * the current channel and switches to the next channel
  */
-#define FSL_DMA_MR_BWC         0x08000000
+#define FSL_DMA_MR_BWC         0x0A000000
 
 /* Special MR definition for MPC8349 */
 #define FSL_DMA_MR_EOTIE       0x00000080