iio: adc: stm32: fix common clock rate
authorFabrice Gasnier <fabrice.gasnier@st.com>
Mon, 24 Jul 2017 16:10:38 +0000 (18:10 +0200)
committerJonathan Cameron <Jonathan.Cameron@huawei.com>
Sun, 30 Jul 2017 16:18:38 +0000 (17:18 +0100)
commit50dbe1f4b453b2860ef0e3d48054b9fd24d5ae97
treeed75bf1c7d0e0ecc321bc644e5475a6f4ca48087
parentff3aa88a4d61468baece3fc2bb54e2a3bea6360f
iio: adc: stm32: fix common clock rate

ADC clock input is provided to internal prescaler (that decreases its
frequency). It's then used as reference clock for conversions.

- Fix common clock rate used then by stm32-adc sub-devices. Take common
  prescaler into account. Currently, rate is used to set "boost" mode.
  It may unnecessarily be set. This impacts power consumption.
- Fix ADC max clock rate on STM32H7 (fADC from datasheet). Currently,
  prescaler may be set too low. This can result in ADC reference
  clock used for conversion to exceed max allowed clock frequency.

Fixes: 95e339b6e85d ("iio: adc: stm32: add support for STM32H7")
Signed-off-by: Fabrice Gasnier <fabrice.gasnier@st.com>
Signed-off-by: Jonathan Cameron <Jonathan.Cameron@huawei.com>
drivers/iio/adc/stm32-adc-core.c