powerpc: Use instruction emulation infrastructure to handle alignment faults
authorPaul Mackerras <paulus@ozlabs.org>
Wed, 30 Aug 2017 04:12:40 +0000 (14:12 +1000)
committerMichael Ellerman <mpe@ellerman.id.au>
Fri, 1 Sep 2017 06:42:43 +0000 (16:42 +1000)
commit31bfdb036f1281831db2532178f0da41f4dc9bed
tree5935c607203c770ec8d8a16811f528cdacdf9dfd
parenta53d5182e24c22986ad0e99e52f8fe343ee7d7ac
powerpc: Use instruction emulation infrastructure to handle alignment faults

This replaces almost all of the instruction emulation code in
fix_alignment() with calls to analyse_instr(), emulate_loadstore()
and emulate_dcbz().  The only emulation code left is the SPE
emulation code; analyse_instr() etc. do not handle SPE instructions
at present.

One result of this is that we can now handle alignment faults on
all the new VSX load and store instructions that were added in POWER9.
VSX loads/stores will take alignment faults for unaligned accesses
to cache-inhibited memory.

Another effect is that we no longer rely on the DAR and DSISR values
set by the processor.

With this, we now need to include the instruction emulation code
unconditionally.

Signed-off-by: Paul Mackerras <paulus@ozlabs.org>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
arch/powerpc/Kconfig
arch/powerpc/kernel/align.c
arch/powerpc/lib/Makefile