Fix common misspellings
[GitHub/mt8127/android_kernel_alcatel_ttab.git] / arch / arm / mach-at91 / include / mach / gpio.h
CommitLineData
73a59c1c 1/*
a09e64fb 2 * arch/arm/mach-at91/include/mach/gpio.h
73a59c1c
SP
3 *
4 * Copyright (C) 2005 HP Labs
5 *
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; either version 2 of the License, or
9 * (at your option) any later version.
10 *
11 */
12
13#ifndef __ASM_ARCH_AT91RM9200_GPIO_H
14#define __ASM_ARCH_AT91RM9200_GPIO_H
15
9c656850 16#include <linux/kernel.h>
907d6deb
AV
17#include <asm/irq.h>
18
73a59c1c
SP
19#define PIN_BASE NR_AIC_IRQS
20
d0760b3b 21#define MAX_GPIO_BANKS 5
708ee98c 22#define NR_BUILTIN_GPIO (PIN_BASE + (MAX_GPIO_BANKS * 32))
73a59c1c 23
72729910 24/* these pin numbers double as IRQ numbers, like AT91xxx_ID_* values */
73a59c1c
SP
25
26#define AT91_PIN_PA0 (PIN_BASE + 0x00 + 0)
27#define AT91_PIN_PA1 (PIN_BASE + 0x00 + 1)
28#define AT91_PIN_PA2 (PIN_BASE + 0x00 + 2)
29#define AT91_PIN_PA3 (PIN_BASE + 0x00 + 3)
30#define AT91_PIN_PA4 (PIN_BASE + 0x00 + 4)
73a59c1c
SP
31#define AT91_PIN_PA5 (PIN_BASE + 0x00 + 5)
32#define AT91_PIN_PA6 (PIN_BASE + 0x00 + 6)
33#define AT91_PIN_PA7 (PIN_BASE + 0x00 + 7)
34#define AT91_PIN_PA8 (PIN_BASE + 0x00 + 8)
35#define AT91_PIN_PA9 (PIN_BASE + 0x00 + 9)
73a59c1c
SP
36#define AT91_PIN_PA10 (PIN_BASE + 0x00 + 10)
37#define AT91_PIN_PA11 (PIN_BASE + 0x00 + 11)
38#define AT91_PIN_PA12 (PIN_BASE + 0x00 + 12)
39#define AT91_PIN_PA13 (PIN_BASE + 0x00 + 13)
40#define AT91_PIN_PA14 (PIN_BASE + 0x00 + 14)
73a59c1c
SP
41#define AT91_PIN_PA15 (PIN_BASE + 0x00 + 15)
42#define AT91_PIN_PA16 (PIN_BASE + 0x00 + 16)
43#define AT91_PIN_PA17 (PIN_BASE + 0x00 + 17)
44#define AT91_PIN_PA18 (PIN_BASE + 0x00 + 18)
45#define AT91_PIN_PA19 (PIN_BASE + 0x00 + 19)
73a59c1c
SP
46#define AT91_PIN_PA20 (PIN_BASE + 0x00 + 20)
47#define AT91_PIN_PA21 (PIN_BASE + 0x00 + 21)
48#define AT91_PIN_PA22 (PIN_BASE + 0x00 + 22)
49#define AT91_PIN_PA23 (PIN_BASE + 0x00 + 23)
50#define AT91_PIN_PA24 (PIN_BASE + 0x00 + 24)
73a59c1c
SP
51#define AT91_PIN_PA25 (PIN_BASE + 0x00 + 25)
52#define AT91_PIN_PA26 (PIN_BASE + 0x00 + 26)
53#define AT91_PIN_PA27 (PIN_BASE + 0x00 + 27)
54#define AT91_PIN_PA28 (PIN_BASE + 0x00 + 28)
55#define AT91_PIN_PA29 (PIN_BASE + 0x00 + 29)
73a59c1c
SP
56#define AT91_PIN_PA30 (PIN_BASE + 0x00 + 30)
57#define AT91_PIN_PA31 (PIN_BASE + 0x00 + 31)
58
59#define AT91_PIN_PB0 (PIN_BASE + 0x20 + 0)
60#define AT91_PIN_PB1 (PIN_BASE + 0x20 + 1)
61#define AT91_PIN_PB2 (PIN_BASE + 0x20 + 2)
62#define AT91_PIN_PB3 (PIN_BASE + 0x20 + 3)
63#define AT91_PIN_PB4 (PIN_BASE + 0x20 + 4)
73a59c1c
SP
64#define AT91_PIN_PB5 (PIN_BASE + 0x20 + 5)
65#define AT91_PIN_PB6 (PIN_BASE + 0x20 + 6)
66#define AT91_PIN_PB7 (PIN_BASE + 0x20 + 7)
67#define AT91_PIN_PB8 (PIN_BASE + 0x20 + 8)
68#define AT91_PIN_PB9 (PIN_BASE + 0x20 + 9)
73a59c1c
SP
69#define AT91_PIN_PB10 (PIN_BASE + 0x20 + 10)
70#define AT91_PIN_PB11 (PIN_BASE + 0x20 + 11)
71#define AT91_PIN_PB12 (PIN_BASE + 0x20 + 12)
72#define AT91_PIN_PB13 (PIN_BASE + 0x20 + 13)
73#define AT91_PIN_PB14 (PIN_BASE + 0x20 + 14)
73a59c1c
SP
74#define AT91_PIN_PB15 (PIN_BASE + 0x20 + 15)
75#define AT91_PIN_PB16 (PIN_BASE + 0x20 + 16)
76#define AT91_PIN_PB17 (PIN_BASE + 0x20 + 17)
77#define AT91_PIN_PB18 (PIN_BASE + 0x20 + 18)
78#define AT91_PIN_PB19 (PIN_BASE + 0x20 + 19)
73a59c1c
SP
79#define AT91_PIN_PB20 (PIN_BASE + 0x20 + 20)
80#define AT91_PIN_PB21 (PIN_BASE + 0x20 + 21)
81#define AT91_PIN_PB22 (PIN_BASE + 0x20 + 22)
82#define AT91_PIN_PB23 (PIN_BASE + 0x20 + 23)
83#define AT91_PIN_PB24 (PIN_BASE + 0x20 + 24)
73a59c1c
SP
84#define AT91_PIN_PB25 (PIN_BASE + 0x20 + 25)
85#define AT91_PIN_PB26 (PIN_BASE + 0x20 + 26)
86#define AT91_PIN_PB27 (PIN_BASE + 0x20 + 27)
87#define AT91_PIN_PB28 (PIN_BASE + 0x20 + 28)
88#define AT91_PIN_PB29 (PIN_BASE + 0x20 + 29)
73a59c1c
SP
89#define AT91_PIN_PB30 (PIN_BASE + 0x20 + 30)
90#define AT91_PIN_PB31 (PIN_BASE + 0x20 + 31)
91
92#define AT91_PIN_PC0 (PIN_BASE + 0x40 + 0)
93#define AT91_PIN_PC1 (PIN_BASE + 0x40 + 1)
94#define AT91_PIN_PC2 (PIN_BASE + 0x40 + 2)
95#define AT91_PIN_PC3 (PIN_BASE + 0x40 + 3)
96#define AT91_PIN_PC4 (PIN_BASE + 0x40 + 4)
73a59c1c
SP
97#define AT91_PIN_PC5 (PIN_BASE + 0x40 + 5)
98#define AT91_PIN_PC6 (PIN_BASE + 0x40 + 6)
99#define AT91_PIN_PC7 (PIN_BASE + 0x40 + 7)
100#define AT91_PIN_PC8 (PIN_BASE + 0x40 + 8)
101#define AT91_PIN_PC9 (PIN_BASE + 0x40 + 9)
73a59c1c
SP
102#define AT91_PIN_PC10 (PIN_BASE + 0x40 + 10)
103#define AT91_PIN_PC11 (PIN_BASE + 0x40 + 11)
104#define AT91_PIN_PC12 (PIN_BASE + 0x40 + 12)
105#define AT91_PIN_PC13 (PIN_BASE + 0x40 + 13)
106#define AT91_PIN_PC14 (PIN_BASE + 0x40 + 14)
73a59c1c
SP
107#define AT91_PIN_PC15 (PIN_BASE + 0x40 + 15)
108#define AT91_PIN_PC16 (PIN_BASE + 0x40 + 16)
109#define AT91_PIN_PC17 (PIN_BASE + 0x40 + 17)
110#define AT91_PIN_PC18 (PIN_BASE + 0x40 + 18)
111#define AT91_PIN_PC19 (PIN_BASE + 0x40 + 19)
73a59c1c
SP
112#define AT91_PIN_PC20 (PIN_BASE + 0x40 + 20)
113#define AT91_PIN_PC21 (PIN_BASE + 0x40 + 21)
114#define AT91_PIN_PC22 (PIN_BASE + 0x40 + 22)
115#define AT91_PIN_PC23 (PIN_BASE + 0x40 + 23)
116#define AT91_PIN_PC24 (PIN_BASE + 0x40 + 24)
73a59c1c
SP
117#define AT91_PIN_PC25 (PIN_BASE + 0x40 + 25)
118#define AT91_PIN_PC26 (PIN_BASE + 0x40 + 26)
119#define AT91_PIN_PC27 (PIN_BASE + 0x40 + 27)
120#define AT91_PIN_PC28 (PIN_BASE + 0x40 + 28)
121#define AT91_PIN_PC29 (PIN_BASE + 0x40 + 29)
73a59c1c
SP
122#define AT91_PIN_PC30 (PIN_BASE + 0x40 + 30)
123#define AT91_PIN_PC31 (PIN_BASE + 0x40 + 31)
124
125#define AT91_PIN_PD0 (PIN_BASE + 0x60 + 0)
126#define AT91_PIN_PD1 (PIN_BASE + 0x60 + 1)
127#define AT91_PIN_PD2 (PIN_BASE + 0x60 + 2)
128#define AT91_PIN_PD3 (PIN_BASE + 0x60 + 3)
129#define AT91_PIN_PD4 (PIN_BASE + 0x60 + 4)
73a59c1c
SP
130#define AT91_PIN_PD5 (PIN_BASE + 0x60 + 5)
131#define AT91_PIN_PD6 (PIN_BASE + 0x60 + 6)
132#define AT91_PIN_PD7 (PIN_BASE + 0x60 + 7)
133#define AT91_PIN_PD8 (PIN_BASE + 0x60 + 8)
134#define AT91_PIN_PD9 (PIN_BASE + 0x60 + 9)
73a59c1c
SP
135#define AT91_PIN_PD10 (PIN_BASE + 0x60 + 10)
136#define AT91_PIN_PD11 (PIN_BASE + 0x60 + 11)
137#define AT91_PIN_PD12 (PIN_BASE + 0x60 + 12)
138#define AT91_PIN_PD13 (PIN_BASE + 0x60 + 13)
139#define AT91_PIN_PD14 (PIN_BASE + 0x60 + 14)
73a59c1c
SP
140#define AT91_PIN_PD15 (PIN_BASE + 0x60 + 15)
141#define AT91_PIN_PD16 (PIN_BASE + 0x60 + 16)
142#define AT91_PIN_PD17 (PIN_BASE + 0x60 + 17)
143#define AT91_PIN_PD18 (PIN_BASE + 0x60 + 18)
144#define AT91_PIN_PD19 (PIN_BASE + 0x60 + 19)
73a59c1c
SP
145#define AT91_PIN_PD20 (PIN_BASE + 0x60 + 20)
146#define AT91_PIN_PD21 (PIN_BASE + 0x60 + 21)
147#define AT91_PIN_PD22 (PIN_BASE + 0x60 + 22)
148#define AT91_PIN_PD23 (PIN_BASE + 0x60 + 23)
149#define AT91_PIN_PD24 (PIN_BASE + 0x60 + 24)
73a59c1c
SP
150#define AT91_PIN_PD25 (PIN_BASE + 0x60 + 25)
151#define AT91_PIN_PD26 (PIN_BASE + 0x60 + 26)
152#define AT91_PIN_PD27 (PIN_BASE + 0x60 + 27)
153#define AT91_PIN_PD28 (PIN_BASE + 0x60 + 28)
154#define AT91_PIN_PD29 (PIN_BASE + 0x60 + 29)
73a59c1c
SP
155#define AT91_PIN_PD30 (PIN_BASE + 0x60 + 30)
156#define AT91_PIN_PD31 (PIN_BASE + 0x60 + 31)
157
d0760b3b
AV
158#define AT91_PIN_PE0 (PIN_BASE + 0x80 + 0)
159#define AT91_PIN_PE1 (PIN_BASE + 0x80 + 1)
160#define AT91_PIN_PE2 (PIN_BASE + 0x80 + 2)
161#define AT91_PIN_PE3 (PIN_BASE + 0x80 + 3)
162#define AT91_PIN_PE4 (PIN_BASE + 0x80 + 4)
163#define AT91_PIN_PE5 (PIN_BASE + 0x80 + 5)
164#define AT91_PIN_PE6 (PIN_BASE + 0x80 + 6)
165#define AT91_PIN_PE7 (PIN_BASE + 0x80 + 7)
166#define AT91_PIN_PE8 (PIN_BASE + 0x80 + 8)
167#define AT91_PIN_PE9 (PIN_BASE + 0x80 + 9)
168#define AT91_PIN_PE10 (PIN_BASE + 0x80 + 10)
169#define AT91_PIN_PE11 (PIN_BASE + 0x80 + 11)
170#define AT91_PIN_PE12 (PIN_BASE + 0x80 + 12)
171#define AT91_PIN_PE13 (PIN_BASE + 0x80 + 13)
172#define AT91_PIN_PE14 (PIN_BASE + 0x80 + 14)
173#define AT91_PIN_PE15 (PIN_BASE + 0x80 + 15)
174#define AT91_PIN_PE16 (PIN_BASE + 0x80 + 16)
175#define AT91_PIN_PE17 (PIN_BASE + 0x80 + 17)
176#define AT91_PIN_PE18 (PIN_BASE + 0x80 + 18)
177#define AT91_PIN_PE19 (PIN_BASE + 0x80 + 19)
178#define AT91_PIN_PE20 (PIN_BASE + 0x80 + 20)
179#define AT91_PIN_PE21 (PIN_BASE + 0x80 + 21)
180#define AT91_PIN_PE22 (PIN_BASE + 0x80 + 22)
181#define AT91_PIN_PE23 (PIN_BASE + 0x80 + 23)
182#define AT91_PIN_PE24 (PIN_BASE + 0x80 + 24)
183#define AT91_PIN_PE25 (PIN_BASE + 0x80 + 25)
184#define AT91_PIN_PE26 (PIN_BASE + 0x80 + 26)
185#define AT91_PIN_PE27 (PIN_BASE + 0x80 + 27)
186#define AT91_PIN_PE28 (PIN_BASE + 0x80 + 28)
187#define AT91_PIN_PE29 (PIN_BASE + 0x80 + 29)
188#define AT91_PIN_PE30 (PIN_BASE + 0x80 + 30)
189#define AT91_PIN_PE31 (PIN_BASE + 0x80 + 31)
190
73a59c1c
SP
191#ifndef __ASSEMBLY__
192/* setup setup routines, called from board init or driver probe() */
a31c4eea 193extern int __init_or_module at91_set_GPIO_periph(unsigned pin, int use_pullup);
f2173834
AV
194extern int __init_or_module at91_set_A_periph(unsigned pin, int use_pullup);
195extern int __init_or_module at91_set_B_periph(unsigned pin, int use_pullup);
196extern int __init_or_module at91_set_gpio_input(unsigned pin, int use_pullup);
197extern int __init_or_module at91_set_gpio_output(unsigned pin, int value);
198extern int __init_or_module at91_set_deglitch(unsigned pin, int is_on);
199extern int __init_or_module at91_set_multi_drive(unsigned pin, int is_on);
73a59c1c
SP
200
201/* callable at any time */
202extern int at91_set_gpio_value(unsigned pin, int value);
203extern int at91_get_gpio_value(unsigned pin);
907d6deb 204
f2173834 205/* callable only from core power-management code */
907d6deb
AV
206extern void at91_gpio_suspend(void);
207extern void at91_gpio_resume(void);
73a59c1c 208
a31c4eea
DB
209/*-------------------------------------------------------------------------*/
210
25985edc 211/* wrappers for "new style" GPIO calls. the old AT91-specific ones should
a31c4eea
DB
212 * eventually be removed (along with this errno.h inclusion), and the
213 * gpio request/free calls should probably be implemented.
214 */
215
216#include <asm/errno.h>
a31c4eea
DB
217#include <asm-generic/gpio.h> /* cansleep wrappers */
218
f373e8c0
RM
219#define gpio_get_value __gpio_get_value
220#define gpio_set_value __gpio_set_value
221#define gpio_cansleep __gpio_cansleep
222
ad56c0dd
RM
223#define gpio_to_irq(gpio) (gpio)
224#define irq_to_gpio(irq) (irq)
a31c4eea
DB
225
226#endif /* __ASSEMBLY__ */
227
228#endif